現在リニューアル中。

LSI開発・検証、基盤開発(アナログ、デジタル)

【職種】

ITエンジニア(システム開発、インフラなど)

【勤務地】埼玉県, 東京都, 神奈川県
【想定年収】400 万円〜800 万円
【雇用形態】正社員

企業情報

企業名株式会社パソナテック         

募集要項

雇用形態正社員
職種ITエンジニア(システム開発、インフラなど)
仕事内容■業務内容
①デジタル回路設計
 電子機器LSI仕様設計、論理回路設計(Verilog-HDL、SystemVerilog、SystemC)、検証環境構築、検証業務、
 デバッグ業務、プロジェクトマネジメント(労務管理~納品まで)、顧客先折衝、各種提案活動
②アナログ回路設計
 各種EDAツールを使用してのアナログ回路設計~インプリ設計、ADコンバータ/オペアンプ等、
 ミックスシグナル設計、Spectreを使用してのシミュレーション業務、カスタムレイアウト設計業務
■取引事例:
画像処理回路の設計・検証業務
・映像処理用ブロックのRTL設計・検証/ブロックの機能仕様書を基に詳細設計仕様書を作成
・詳細設計仕様書を基にRTLコーディング/機能仕様書、詳細設計仕様書を基に検証項目の抽出及び検証
■当社の特徴
 当社においては、委託、ユニット化によるチーム体制を推進しています。
 また、チャレンジに評価基準をおいている当社では、『チームや組織を拡大したい』、
『自分のアイデアを形にして世の中に広めたい』などの熱い想いや果敢な挑戦マインドを持ったエンジニアを
求めています。
当社にはワクワクするようなチャンスが転がっています。どんな事がやってみたいか是非お話を聞かせて下さい。
給与400 万円〜800 万円
必須・歓迎要件必須要件
【必須条件】
・LSI開発(フロントエンド、バックエンド)、検証、基盤開発経験
・若手の育成枠として電気電子工学系出身で1年以上の実務経験は可能性あり
歓迎/尚可
【求める人物像】
・周囲と協調しながら自ら仕事を進めることができ、やりとげる責任感を持った方
・積極的に課題や新しいことにチャレンジできる意欲を持った方
勤務地勤務地
埼玉県
東京都
神奈川県
勤務地住所
東京都、神奈川県、埼玉県
※プロジェクトにより当社事業所もしくはお取引先企業(派遣先企業もしくは受託案件実施場所)での就業となります。
※全国転勤制のため転勤の可能性がございます。
喫煙環境
禁煙
転勤の有無
有り
勤務時間就業時間
09:00〜17:30
休憩時間
60分
時間外労働
有り
待遇条件・昇給賞与【想定年収】400万円~800万円
本給23万円以上 + 諸手当(職位手当、職務手当、役割手当、時間外手当等)
※経験、能力を考慮の上、当社規定により決定いたします。
■年収450万(メンバー)
■年収550万(プロジェクトリーダー)
■年収650万(プロジェクトマネージャ)
■年収730万(サービスマネージャ)
■年収1000万(プロデューサー)
福利厚生■賞与年2回(6月、12月)
■社会保険完備(雇用・労災・健康・介護・厚生年金)
■職位手当、役割手当
■時間外勤務手当、深夜勤務手当、法定休日勤務手当
■通勤手当、ほか諸手当 ※各種手当は、個人毎の役割、状況に応じて支給
 【昨年度残業時間実績平均13.2 時間/月】
■定期健康診断(年1回)
■表彰制度(年1回)
■セーフティネット(無料の各種相談サービス/24時間365日)
■福利厚生アウトソーシングベネフィットワン
■カフェテリアポイント年間12~18万円相当
■持株会、積立貯蓄、財形制度、退職金制度
■ライフサポートコース利用制度(時間や場所を限定した働き方)
■ドリカム制度(自分の夢の実現を支援する制度)
■DO・CO・DE・MOワークスタイル制度 (在宅勤務)
■各種保険団体取扱い
■スキルアップ支援(各種研修制度、資格取得支援制度)
休日休暇<年間休日120日以上>
■週休2日制(土・日・祝日)
※勤務地がお取引先企業の場合、変更の可能性あり
■年末年始休暇
■年次有給休暇
■結婚休暇
■忌引休暇
■産前産後休暇(実績あり)
■育児・介護看護休暇(実績あり)
■チャレンジ休暇(勤続5年ごとに1週間の特別休暇)
選考プロセス▼応募
▼書類選考
▼面接(1~2回)
▼適性検査(ご自宅にて受検)
▼最終面接
▼内定
※ご応募から内定までは約2~4週間ほど頂いております。
※面接は、東京本社もしくは各支店にて行います(最終面接は東京本社にて実施)
※面接日・入社日など希望を考慮しますので、お気軽にご相談下さい。
お仕事管理ID3716
NO IMAGE
最新情報をチェックしよう!